October 12th, 2016

July 2016

Для любителей ПЛИС-ов, ASIC-ов, архитектуры и микроархитектуры — еще про семинары и про конвейеры

Коллеги: как вы возможно уже знаете, компания Imagination Technologies (известная как разработчик GPU внутри Apple iPhone + продолжатель культового проекта Стенфорд/MIPS) вместе с РОСНАНО+МИСиС+МГУ+МФТИ+МИЭТ в Москве, ИТМО в Питере и киевских активистов из КПИ и КГУ - проводит серию семинаров по разработке микросхем и программированию встроенных микропроцессоров. Самый ближайший из этих семинаров будет уже на следующей неделе (18-20 октября в Алма-Ате). В этом посте - текущее почасовое расписание семинаров и немножко эстетичных изображений конвейеров встроенных микропроцессорных ядер, о длине, максимальной частоте и энергопотреблении которых мы немножко поговорим во время семинаров.



Итак расписания:

Сначала Алма-Ата.

18-20 октября 2016 — Алма-Ата, Казахский национальный технический университет имени К. И. Сатпаева.

Главный организатор - Кафедра автоматизации и управления.

Емейл для регистрации на комбинированный семинар по MIPSfpga и Connected MCU - seminar-kazntu@silicon-kazakhstan.com.

Алма-атинцы попросили сделать семинары на английском, посему вот вам расписание трехдневных семинаров на английском:

Программа семинара



Collapse )

До встречи!



Какой конвейер вам понравился больше?

Короткий, с не самой высокой частотой, но самым низким энергопотреблением - MIPS M5150
0(0.0%)
Мне нужно чуть подлиннее, с более высокой тактовой частотой, и я переживу чуть более низкий DMIPS / MHz - MIPS M6250
0(0.0%)
Оптимизированный на эффективность (performance / milliwatt) при достаточно высокой производительности, с многопоточностью - MIPS interAptiv
0(0.0%)
Мне бы чуть помощнее, 64-битный, с комбинацией multithreading и in-order superscalar - MIPS I6400
2(20.0%)
Я только что видел пресс-релиз об очень многоядерном / многокластерном MIPS I6500 для AI приложений - это то, что мне нужно!
0(0.0%)
Out-of-order высокопроизводительный встроенный процессор MIPS P5600 и его 64-битный брат MIPS P6600
0(0.0%)
Мне нравится все и девушка из новосибирского Академгородка с чайкой тоже!
8(80.0%)
July 2016

Cледующий шаг после "Цифровой схемотехники и архитектуры компьютера"

Новая серия семинаров Imagination Technologies в Москве, Зеленограде, Санкт-Петербурге, Киеве и Алма-Ате которые пройдут с 18 октября по 12 ноября 2016 года

151026_064857_miet


Какой следующий шаг для студента, который освоил базовые курсы цифровой схемотехники, языков описания аппаратуры, компьютерной архитектуры и основ микроархитектуры? К этому моменту студент уже начинает понимать, что ему нравится, и может начинать специализироваться. Три области специализации:




  1. Логический дизайн микроархитектуры процессоров. Для достижения мастерства на этом направлении студенту полезно поэкспериментировать с реально используемыми в промышленности процессорными ядрами в исходниках на языках описания аппаратуры Verilog или VHDL.


  2. Физический дизайн микросхем ASIC (Application-Specific Integrated Circuits), решение проблем размещения блоков на кристалле, трассировки, питания и электрических эффектов.


  3. Программирование готовых микросхем и создание встроенных систем, которые должны поддерживать несколько параллельно работающих процессов и эффективно взаимодействовать с периферийными устройствами.



Именно для следущего шага отделение университетских программ Imagination Technologies предлагает учебные материалы, которые будут представлены на серии семинаров, которые пройдут в Москве, Зеленограде, Санкт-Петербурге, Киеве и Алма-Ате во второй половине октября и первой половине ноября:




  • Nanometer ASIC — двухдневный семинар, описывающий все этапы проектирования и производства микросхем: создание спецификации, описание цифровой логики на языках описания аппаратуры Verilog и VHDL на уровне регистровых передач, логический синтез, размещение и трассировка, создание фотошаблонов и производство микросхем на фабрике. Для проведения этих семинаров из Калифорнии приезжает Чарльз Данчек, преподаватель такого курса в University of California Santa Cruz Extension in Silicon Valley. В Москве семинары проходят под эгидой Фонда инфраструктурных и образовательных программ (ФИОП) РОСНАНО и его дочерней компании eNANO.


  • MIPSfpga — устройство систем на кристалле, протоколы внутри чипа и вне чипа, интеграция процессорного ядра с памятью и устройствами ввода-вывода, наблюдение работы кэша и конвейера промышленного процессора на плате с ПЛИС. Семинары проводятся под эгидой британской компании Imagination Technologies, известной как разработчик графического процессора PowerVR внутри Apple iPhone.

  • Connected MCU — введение в использование микроконтроллеров, организация параллельности на одном процессоре, использование прерываний, таймеров, конечных автоматов реализованных в софтвере, и наконец — введение в RTOS и лабораторное занятие с использованием операционной системы FreeRTOS. Материалы семинаров подготовлены профессором Александром Дин из университета Северной Каролины в сотрудничестве с Imagination и Microchip Technology.



Календарь семинаров:




  • 18-20 октября 2016 — Алма-Ата, КазНИТУ - MIPSfpga и Connected MCU

  • 24 октября 2016 — Москва, МГУ - MIPSfpga и немного Connected MCU

  • 25 октября 2016 — Долгопрудный, МФТИ - MIPSfpga и немного Connected MCU

  • 26 октября 2016 — Зеленоград, МИЭТ - MIPSfpga и немного Connected MCU

  • 27 октября 2016 — Москва, компания Наутех (ООО «Наукоемкие Технологии») - MIPSfpga и немного Connected MCU

  • 28 октября - серия докладов на конференции SECR в Москве по тематике, связанной с семинарами Imagination Technologies и Наутеха

  • 31 октября - 1 ноября 2016 — Москва, МИСиС / ФИОП РОСНАНО / eNANO - Nanometer ASIC

  • 2 и 3 ноября 2016 — Санкт-Петербург, ИТМО - Nanometer ASIC

  • 7 ноября 2016 — Санкт-Петербург, ИТМО - MIPSfpga и немного Connected MCU

  • 9 и 10 ноября 2016 — Киев, КПИ - Nanometer ASIC

  • 11 ноября 2016 — Киев, КПИ - MIPSfpga и немного Connected MCU

  • 12 ноября 2016 — Киев, КПИ - Хакатон по MIPSfpga



Контактная информация для регистрации - https://community.imgtec.com/iup_events/chips-different-sides-schedule-seminars-rusnano-nautech-imagination-russia-ukraine-kazakhstan



Программа однодневных семинаров в МГУ, МФТИ, МИЭТ, Наутехе, ИТМО и КПИ



Collapse )