December 11th, 2015

Раздача слонов: FPGA платы для образовательных проектов с MIPSfpga





Господа! И особенно дамы! В честь Нового Года я в кооперации с Виталием Кравченко из http://univeda.ru планируем небольшую раздачу слонов, то бишь бесплатных плат Terasic DE0-CV с FPGA Altera Cyclone V. Так что вы сможете повторить подвиг Антона Павлова. Так как данная конкретная раздача делается _не_ на деньги Imagination Technologies, не на деньги Altera и не на деньги НПЦ "Элвис", а на деньги частных благотворителей, включая меня лично, то слоны будут раздаваться с довольно конкретными условиями, описанными ниже.

Цели мероприятия:

1. Повысить уровень вовлеченности российских вузов в мировые исследования в области микроархитектуры процессоров, проектирования СнК и гетерогенных многоядерных систем

2. Повысить количество русских текстов на MIPS Insider дабы посетители из международной электронной промышленности и academia начинали понимать, что русские идут

3. Изготовить, от лица коммьюнити, кучу учебных материалов вокруг MIPSfpga, которыми могли бы пользоваться как преподаватели российских вузов, так и преподаватели университетов в других странах - США, Японии, Китае и т.д.

Collapse )

UPD:

http://www.silicon-russia.com/2015/12/11/mipsfpga-download-instructions/

Инструкция по скачиванию MIPSfpga:

1. Зарегистрируйтесь в коммьюнити http://community.imgtec.com/register

2. Подтвердите емейл

3. Сделайте login в коммьюнити

4. Пойдите в Imagination University Program - http://community.imgtec.com/university/university-registration

5. Сходите в меню University | Join IUP

6. Заполните

7. Пойдите в http://community.imgtec.com/university/resources/ и запросите пакеты English|MIPSfpga Getting Started, English|MIPSfpga Fundamentals

8. Для загрузки документации также возмите Russian|MIPSfpga Getting Started и Russian|MIPSfpga Fundamentals, но обратите внимание, что код на Verilog есть только в английских пакетах, в русских – только документация на русском языке

9. Получите подтверждение

10. Скачайте пакеты

Потом сходите на http://github.com/MIPSfpga/mipsfpga-plus , и в дополнение к инструкции выше скачайте обвязку и скрипты для симуляции и оттуда.

Также см.

Публичные презентации, использованные во время семинаров по MIPSfpga в России в конце октября — начале ноября 2015 года:

http://www.silicon-russia.com/2015/11/14/mipsfpga_related_presentations/

Инструкция по лабораторным работам по MIPSfpga для платы Terasic DE0-CV c Altera Cyclone V:

http://www.silicon-russia.com/2015/10/24/mipsfpga-lab-with-terasic-de0-cv/

Также вы можете вступить в Google-группу silicon-russia чтобы получать разного рода объявления:

http://groups.google.com/forum/#!forum/silicon-russia

Форум по MIPSfpga на сайте Imagination Technologies:

http://community.imgtec.com/forums/cat/mips-insider/mipsfpga/


a

Готов, и вот что я хочу сделать (пояснить в комментариях)
1(12.5%)
Готов, но мне нужно подумать. Я склоняюсь к проектам интеграции процессора с внешними устройствами.
2(25.0%)
Готов, но мне нужно подумать. Я склоняюсь к проектам исследующим внутренности процессора.
0(0.0%)
Готов, но мне нужно подумать. Я склоняюсь к проектам портирования на эту плату RTOS-ов или моего варианта Linux-а
1(12.5%)
Я уже развлекаюсь с другими ядрами — SPARC Leon например
1(12.5%)
Меня достаточно развлекают простые ядра спроектированные с нуля
0(0.0%)
Не готов — не владею языками описания аппаратуру, ни Verilog, ни VHDL
2(25.0%)
Не готов — не владею понятием об ассемблере и компьютерной архитектуре
1(12.5%)
Не готов — я не понимаю, чем эта плата отличается от Ардуино
0(0.0%)
Из-за бугра плюете?
0(0.0%)