October 25th, 2015

Проехал на поезда мимо общежитий МФТИ в Долгопрудном, вспомнил молодость

Проехал на поезда мимо общежитий МФТИ в Долгопрудном, вспомнил молодость:




А вы жили в общежитии?

Да, к сожалению
5(15.2%)
Да, к счастью, это лучше, чем с родителями
9(27.3%)
К счастью - это жить в женском общежитии
6(18.2%)
Избежал(а)
13(39.4%)
Из-за бугра плюете?
0(0.0%)

25 лет хотел сходить в Третьяковскую Галерею. И наконец:

25 лет хотел сходить в Третьяковскую Галерею. И наконец:



А вот о чем я собираюсь рассказывать завтра в МИЭТ, а потом в МГУ, МИФИ, ИТМО, СГАУ. МФТИ и на Microchip Masters Russia:


Компания

1.1. Что такое Imagination Technologies
1.2. Что такое MIPS Business Unit в Imagination Technologies
1.3. Лицензирование IP, российские и международные лицензиаты Imagination Technologies

Образовательные программы

2.1. Образовательный проект - перевод на русский язык учебника Digital Design and Computer Architecture
2.2. Образовательный проект - MIPSfpga
2.3. Образовательный проект - создание курса по микроконтроллерам и возможность участия в процессе российских вузов

Ядра

3.1. M-класс: Ядра оптимизированные под малый размер / низкое энергопотребление
3.2. I-класс: Ядра оптимизированные под эффективность: достаточную производительность при умеренном энергопотреблении
3.3. P-класс: Ядра оптимизированные под производительность

Помимо ядер

4.1. Сопроцессоры
4.2. Многоядерные кластеры
4.3. Многокластерные и гетерогенные системы

Ядро MIPS microAptiv UP в MIPSfpga

5.1. Структура главного конвейера
5.2. Кэши
5.3. Устройство управления памятью

Шины

6.1. Как работает шина AHB-Lite в MIPSfpga
6.2. Сравнение с другими шинами, применяемыми для интеграции на кристалле - AXI, ACE, OCP, AHB, Wishbone
6.3. Протоколы для внешних устройств - UART, SPI и другие

Система MIPSfpga

7.1. Ядро и память
7.2. Блока ввода-вывода
7.3. Блок отладки - EJTAG

Улучшенная версия MIPSfpga+

8.1. Загрузка программ в память системы через UART
8.2. Переключаемый сигнал тактовой частоты, включая сверхнизкую частоту для наблюдения процессора в работе

Демо / лабораторные работы

9.1. Подключение датчика освещенности через SPI
9.2. Наблюдение кэша в работе
9.3. Наблюдение байпасов между стадиями процессорного конвейера в работе

Дальнейшее развитие

10.1. Линукс на MIPSfpga
10.2. Интеграция с Xilinx Vivado IP Integrator
10.3. Разработка расширений университетами - приглашение к сотрудничеству

Мой телефон +7 968 404 1652